国家开放大学电大本科《计算机组成原理》2020期末试题及答案(试卷号:1254)
一、选择题(每小题3分,共36分)
6.变址寻址方式中,操作数的有效地址等于( )。
A.基址寄存器内容加上形式地址
B.堆栈指示器内容加上形式地址
C.变址寄存器内容加上形式地址
D.程序计数器内容加上形式地址
7.在控制器中,部件( )能提供指令在内存中的地址,服务于读取指令,并接收下条将被执行的指令的地址。
A.指令指针IP
B.地址寄存器AR
C.指令寄存器IR
D.程序计数器PC
8.硬连线控制器中,使用( )来区别指令不同的执行步骤。
A.节拍发生器
B.程序计数器
C.指令寄存器
D.控制信号形成部件
9.RAM芯片串联的目的是 ,并联的目的是____。( )
A.增加存储器字长,提高存储器速度
B.增加存储单元数量,增加存储器字长j
C.提高存储器速度,增加存储单元数量
D.降低存储器的平均价格,增加存储器字长
10.在CPU与主存之间加入Cache,能够( )。
A.扩大主存容量
B.提高存取速度
C.既扩大主存容量又提高存取速度
D.解决CPU和主存之间的速度匹配问题
11.在数据传送过程中,数据由串行变并行或由并行变串行,这种转换是由接口电路中的( )实现的。
A.锁存器
B.移位寄存器
C.数据寄存器
D.状态寄存器
12.CPU正在处理优先级低的一个中断的过程中又可以响应更高优先级中断的解决中断优先级别问题的办法被称为( )。
A.中断嵌套
B.中断请求
C.中断响应
D-中断处理
二、判断题(将判断结果填在括弧内,正确打√号,错误打×号。每小题3分,共15分)
13.定点数的表示范围有限,如果运算结果超出表示范围,称为溢出。( )
14.指令系统中采用不同寻址方式的目的主要是缩短指令长度,扩大寻址空间,提高编程灵活性。( )
15.每个指令执行步骤,控制器都将为计算机的各部件产生一个控制信号。( )
16. CPU访问存储器的时间是由存储器的容量决定的,存储器容量越大,访问存储器所需的时间越长。( )
17.在采用DMA方式高速传输数据时,数据传送是通过为DMA专设的数据总线传输的。( )
三、简答题(共29分)
18.为读写输入/输出设备,通常有哪几种常用的寻址方式用以指定被读写设备?(7分)
19.控制器的设计和该计算机的指令系统是什么关系?(7分)
20.计算机的存储器系统设计是如何实现“容量大”、“速度快”和“成本低”的要求的?(8分)
21.什么是总线周期?(7分)
四、计算题(每小题10分,共20分)
试题答案及评分标准
(仅供参考)
一、选择题(每小题3分,共36分)
1.A 2.D 3.B 4.C 5.B 6.C
7.D 8.A 9.B 10.D 11.B 12.A
二、判断题(每小题3分,共15分)
13.√ 14.√ 15.× 16.× 17.×
三、简答题(共29分)
18.为读写输入/输出设备,通常有哪几种常用的寻址方式用以指定被读写设备?(7分)
答:为读写输入/输出设备,通常有两种常用的编址方式用以指定被读写设备,一是I/O端口与主存储器统一的编制方式,另一种是I/O端口与主存储器彼此独立的编制方式。
19.控制器的设计和该计算机的指令系统是什么关系?(7分)
答:控制器的基本功能,是依据当前正在执行的指令,和它所处的执行步骤,形成并提供在这一时刻整机各部件要用到的控制信号。所以,控制器的设计和该计算机的指令系统是一一对应的关系,也就是控制器的设计应依据指令的要求来进行,特别是要分析每条指令的执行步骤,产生每个步骤所需要的控制信号。
20.计算机的存储器系统设计是如何实现“容量大”、“速度快”和“成本低”的要求的?(8分)
答:将存储器系统设计成由高速缓冲存储器、主存储器和辅助存储器组成的多级结构。 其中高速缓冲存储器的存取速度与CPU速度处于同一个数量级,但其具有价格高、功耗大、集成度低的特点,所以不适合用作大容量的存储器;主存储器的存取速度略低,价格略高,具有集成度高、功耗低的特点,用来存储经常使用的数据或程序;辅助存储器是存取速度相对较慢但存储容量较大的存储器,用来存储不太常用的大部分程序和数据。